2.2 引脚设置和下载
为了能对该计数器进行硬件测试,应将其输入输出信号锁定在芯片确定的引脚上,编译后下载还必须配置芯片进行编辑,完成FPGA的最终开发。引脚设置和下载仍然以2.1节的“CNT10“十进制计数器为例。
2.2.1 引脚设定
(1)在2.1节的基础上,在菜单栏中选择Assignments→Assignment Editor编辑器窗。即弹出如图.2.2.1所示Assignment Editor编辑器窗口,在Category栏中选择Pin,或直接单击右上侧的Pin按钮。
图2.2.1  Assignment Editor编辑器
(2)双击“TO”栏的《new》,在出现的如图2.2.1所示的下拉栏中分别选择本工程要锁定的端口信号名;然后双击对应的Location栏的《new》,在出现的下拉栏中选择对应端口信号名的器件引脚号,如对应CQ[3],选择16脚。
在此选择GW48-EDA系统的电路模式No.5(参考附录A图A-6实验电路结构图),各引脚的锁定参考图2.2.2。GW48板确定引脚分别为:主频时钟CLK接Clock0(第28脚,可接在4Hz上);计数使能EN可接电路模式No.5的键2(PIO0对应第234脚);复位RST则接电路模式No.5的键1(PIO1对应第233脚,注意键序与引脚号码并无对应关系); 溢出COUT接发光管D8(PIO15对应第12脚);4位输出数据总线CQ[3..0]可由数码1来显示,通过分别接PIO19、PIO18、PIO17、PIO16(它们对应的引脚编号分别为13、14、15、16)。图2.2.2是已设定成功的引脚。
图2.2.2 设定成功的引脚图
(3)最后存储这些引脚锁定的信息后,必须再编译(启动Start Compilation)一次,才能将引脚锁定信息编译进编程下载文件中。此后就可以准备将编译好的SOF文件下载到实验系统FPGA中去了。
2.2.2配置文件下载
将编译产生的SOF格式配置文件配置进FPGA中,进行硬件测试的步骤如下:
(1)打开编程窗和配置文件。首先将实验系统和并口通信线连接好,打开电源。在菜单栏Tool中选择Programmer,于是弹出如图2.2.3所示的选择编程下载文件窗口,在Mode栏中有4种编程模式可以选择:JTAG、Passive Serial、Active Serial和In-Socket。为了直接对FPGA进行配置,在编程窗的编程模式Mode中选JTAG(默认),并选中打勾下载文件右侧的第一小方框。注意要仔细核对下载文件路径与文件名。如果此文件没有出现或有错,单击左侧“Add File”按钮,手动选择配置文件CNT10.sof
图2.2.3选择编程下载文件
(2)设置编程器。若是初次安装的Quartus II,在编程前必须进行编程器选择操作。单击图2.2.3中的Hardware Setup按钮可设置下载接口方式如图2.2.4所示,双击此页中的选项USB-Blaster之后,即选中USB-Blaster[USB.0]。单击Close按钮,关闭对话框即可。这时应该在图2.2.3的选择编程下载文件窗口的左上方显示出编程方式USB-Blaster[USB.0]。

图2.2.4  设置下载接口方式图
(3)选择编程器。究竟显示哪一种编程方式(USB-Blaster或ByteBlaster II)取决于Quartus 对实验系统上的编程口的测试。最后单击下载标符Start按钮,即进入对目标器件FPGA的配置下载操作。当Progress显示出100%,,表示下载成功。
(4)硬件测试。成功下载CNT10.sof后,选择实验电路模式5(参考附录A图A-6实验电路结
将CLK的时钟通过实验箱上clock0的跳线选择频率为4Hz;键1置高电平,控制EN允许计数;键2先置高电平,后置低电平,使RST产生复位信号。观察“数码1”和发光管D1,了解计数器工作情况。
2.2.3 USB Blaster编程配置器件使用方法
  首先安装USB驱动程序,将USB Blaster编程器一端插入PC机的USB接口,这时会弹出一个USB驱动程序对话框,根据对话框的引导,选择用户自己搜索驱动程序,然后选择安装路径即可,安装完毕后,打开QuarturⅡ软件,在图2.2.3选择编程下载文件窗口左上active下载方单击Hardware Setup按钮,在弹出的图2.2.4窗口中选USB Blaster,然后双击,此后就能如同前面介绍的BytblasterMV/编辑器一样使用了。