自我检测题
1.就实质而言,D/A转换器类似于译码器,A/D转换器类似于编码器。
2.电压比较器相当于1位A/D转换器
3.A/D转换的过程可分为  采样  、保持、量化、编码4个步骤。
4.就逐次逼近型和双积分型两种A/D转换器而言, 双积分型 的抗干扰能力强,
  逐次逼近型 的转换速度快。
5.A/D转换器两个最重要的指标是分辨率和转换速度。
6.8位D/A转换器当输入数字量只有最低位为1输出电压为0.02V,若输入数字量只有最高位为1,则输出电压为      V。
A.0.039        B.2.56        C.1.27      D.都不是
7.D/A转换器的主要参数有      转换精度和转换速度。
A.分辨率       B.输入电阻    C.输出电阻  D.参考电压
8.图T7.8所示R-2R网络型D/A转换器的转换公式为     
图T7.8
A.          B. 
        C.         D.
9.D/A转换器可能存在哪几种转换误差?试分析误差的特点及其产生误差的原因。
解:D/A转换器的转换误差是一个综合性的静态性能指标,通常以偏移误差、增益误差、线性误差等内容来描述转换误差。
偏移误差是指D/A转换器输出模拟量的实际起始数值与理想起始数值之差。
增益误差是指实际转换特性曲线的斜率与理想特性曲线的斜率的偏差。
D/A转换器实际的包络线与两端点间的直线比较仍可能存在误差,这种误差称为非线性误差。
10.比较权电阻型、R-2R网络型、权电流型等D/A转换器的特点,结合制造工艺、转换的精度和转换的速度等方面比较。
解:权电阻型D/A转换器的精度取决于权电阻精度和外接参考电源精度。由于其阻值范围太宽,很难保证每个电阻均有很高精度,因此在集成D/A转换器中很少采用。
R-2R网络型D/A转换器电阻网络中只有R和2R两种阻值的电阻,且比值为2。虽然集成电路技术制造的电阻值精度不高,但可以较精确地控制不同电阻之间的比值,从而使R-2R网络型D/A转换器获得较高精度
权电流型D/A转换器可以消除模拟开关导通电阻产生的影响。同时可获得较高的转换速度
11.Σ-Δ模/数(A/D中包括哪些主要部分?它们各起什么作用?
解:Σ-Δ模/数转换器由1个差分放大器、一个积分器、1个比较器、1个1bit的DAC和数字滤波器组成。
差分放大器:将输入信号vI减去来自1位DAC的反馈信号得到误差信号ve= vIvf
积分器:积分器对误差信号ve进行积分。
电压比较器:当积分器的输出电压vg0V时,输出v姓名代码转换器百度g'为高电平(逻辑1);当vg0V时,vg'为低电平(逻辑0)。实际上,该电压比较器可以看成是1ADC
1DAC由一模拟选择开关构成。当输入为逻辑1时,把输出端vf+VREF;当输入为逻辑0时,把输出端vf
在采样信号CP的作用下,D触发器的Q端送出串行的数字序列c。此串行的数字序列经数字抽取滤波器滤波,从而获得并行n位数字量输出。
12.从精度、工作速度和电路复杂性比较逐次逼近、并行比较、Σ-Δ型A/D转换器的特点。
逐次逼近型A/D转换器的优点是电路结构简单,构思巧妙,转换速度较快(只需要n+2个CP周期,n是位数),所以在集成A/D芯片中用得最多。由于位数越多,转换时间越长,因此,分辨率在14位至16位,速率高于几Msps的逐次逼近ADC非常少见。
并行比较型A/D转换器虽然具有转换速度极高的优点,但n位的A/D转换器需要提供2n-1个比较器。
Σ-Δ转换器中的模拟部分非常简单(类似于一个1bit ADC),而数字部分要复杂得多,按照功能可划分为数字滤波和抽取单元。由于更接近于一个数字器件,Σ-ΔADC的制造成本非常低廉。
习    题
1.n位权电阻D/A转换器如图P7.1所示。
1)试推导输出电压vO与输入数字量的关系式;
2)如n=8VREF= -10V时,如输入数码为20H,试求输出电压值。
图 P7.1
解:(1)
(2)
2.10R-2R网络D/A转换器如图P7.2所示
1)求输出电压的取值范围;
2)若要求输入数字量为200H时输出电压vO=5V,试问VREF应取何值?
图P7.2
解:
(1)输出电压范围
(2)
3.已知R-2R网络型D/A转换器VREF=+5V,试分别求出4位D/A转换器和8位D/A转换器的最大输出电压,并说明这种D/A转换器最大输出电压与位数的关系。
解:4位D/A转换器的最大输出电压:
8位D/A转换器的最大输出电压
由此可见,最大输出电压随位数增加而增加,但增加幅度并不大。
4.已知R-2R网络型D/A转换器VREF=+5V,试分别求出4位D/A转换器和8位D/A转换器的最小输出电压,并说明这种D/A转换器最小输出电压与位数的关系。
解:4位D/A转换器的最小输出电压
8位D/A转换器的最小输出电压
位数越多,最小输出电压越小。
5.由555定时器、3位二进制加计数器理想运算放大器A构成如图P7.5所示电路。设计数器初始状态为000,且输出低电平VOL=0 V,输出高电平VOH=3.2 V,Rd为异步清零端,高电平有效。
(1)说明虚框(1)、(2)部分各构成什么功能电路?
(2)虚框(3)构成几进制计器?
(3)对应CP画出vO波形,并标出电压值。
图P7.5
解:(1)虚框(1)电路为多谐振荡器,虚框(2)电路为D/A转换器,
(2)虚框(3)为4进制计数器
(3)利用叠加定理可得D/A转换器的输出表达式为
    当Q2Q1Q0=000时,vO=0V;
Q2Q1Q0=001时,vO= -0.4V;
Q2Q1Q0=010时,vO= -0.8V;
Q2Q1Q0=011时,vO= -1.2V;
因此,对应CPvO波形为:
6.一程控增益放大电路如图P7.6所示,图中Di=1时,相应的模拟开关SivI相接;Di=0,Si与地相接。
(1)试求该放大电路的电压放大倍数与数字量D3D2D1D0之间的关系表达式;
(2)试求该放大电路的输入电阻与数字量D3D2D1D0之间的关系表达式。